• 正文
  • 相關推薦
申請入駐 產業(yè)圖譜

頻域S參數與時域TDR

2024/11/25
4196
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

頻域S參數表現(xiàn)的是無源結構的特性,這個無源結構可以是連接器,可以是過孔,還可以是傳輸線,S11反映的就是無源結構的反射情況,說到反射,究其原因就是阻抗匹配的問題。說到阻抗匹配,TDR(Time Domain Reflection)也可以確認無源鏈路的反射情況。實際工作中,也是通過查看頻域S參數和時域TDR相互結果,來確認無源鏈路的相關特征。

頻域S參數與時域TDR是等效的,都能反應無源結構的相關特征,只不過從不同角度看待問題。下圖為頻域S參數和時域TDR等效矩陣:

TDR(Time Domain Reflection)

TDT(Time Domain Transmission)

TDR本質

關于無源結構的阻抗測試,可以通過VNA先測得S參數,然后通過S參數的傅里葉反變換得到,也可以直接由TDR時域去測得。

TDR設備簡單的模型如下圖,是由一個階躍信號的激勵,通過線纜連接并注入到測試設備DUT上去。這里的源阻抗50ohm,cable特性阻抗一般為50ohm。然后TDR內部采集A點的電壓,最后得到測試設備DUT的TDR曲線。

根據公式計算出來和仿真得出的阻抗曲線是一致的。

這里面需要注意的是,其實,TDR測的是信號進入無源結構的反射情況,然后內部換算,得到阻抗。TDR的阻抗波形和信號反射波是一樣的,如下圖所示:

多次反射的情況

產品的實際鏈路會存在多種阻抗突變,簡單對比存在一次阻抗突變和兩次阻抗突變的情況,來了解多次反射對阻抗的影響。

無源鏈路中存在多次反射和只反射一次相同測試點的阻抗會存在不同,這是因為多次反射的波形,會在鏈路里來回振蕩,再次會疊加在之前的波形上,造成這兩者之間結果的偏差。

這種偏差是存在條件的,取決于兩個阻抗突變的距離以及信號的上升時間。

上升時間對TDR的影響

搭建相關電路,仿真不同上升時間對阻抗的影響,相關的結果如下圖:

Tr時間和信號來回時延的時間相同,這是仿真得出的阻抗值和實際相符;Tr時間大于信號來回時延的時間,這時候仿真得出的阻抗和實際阻抗是不相符的,準確地說是小于實際阻抗值。以本例來說,信號遇到60 ohm先產生一個正反射波,500 psec又接收到一個負反射波,這時候信號還沒達到實際阻抗值,還在上升過程中就到負反射波,將其阻抗拉到實際值以下。

以上的仿真說明:Tr的設置對阻抗仿真結果是有影響的。在實際工作中,我們在用仿真工具對信號TDR進行仿真時,就需要關注Tr的設置,這個設置值有的IP廠商的會在相關文檔里進行說明,如果沒有,就需要我們在設置要注意這一點。

S參數和TDT的不同

S31/S41近端和遠端串擾可以看出整個無源結構頻域串擾的大小情況。

T31/T41可以更直觀看到串擾的時間,往返時間1ns,這樣就可以預估串擾在實際設計中的大概區(qū)域。

相關推薦

登錄即可解鎖
  • 海量技術文章
  • 設計資源下載
  • 產業(yè)鏈客戶資源
  • 寫文章/發(fā)需求
立即登錄

公眾號:信號完整性學習之路;信號完整性相關基礎知識(設計,測試&仿真)總結+雜談(生活與職場)。 一起學習,共同進步!