Masahiko Shimizu? Principal Engineer, Product Marketing
降低成本的設計注意事項
設計人員一直在尋找降低系統(tǒng)成本的方法,同時繼續(xù)保持或增強功能。與此同時,市場對擴展功能和更短產(chǎn)品周期的需求,也給MCU行業(yè)帶來了新的挑戰(zhàn)。平衡這些相互沖突的需求需要創(chuàng)新的系統(tǒng)設計方法。
降低成本的一種有效策略是通過減少元件數(shù)量和使用更具成本效益的IC來簡化系統(tǒng)架構。但是,任何更改都必須確保系統(tǒng)功能保持不變,理想情況下還應有所提升。
降低系統(tǒng)成本的挑戰(zhàn)
降低成本的一種方法是消除外部元件,例如用片上振蕩器代替外部振蕩器,或者用嵌入式數(shù)據(jù)閃存代替外部 EEPROM。這可以通過減少元件數(shù)量和電路板尺寸來降低系統(tǒng)成本。此外,它還釋放了額外的引腳,可以將其重新分配給其他功能。
但是,這些優(yōu)化帶來了技術挑戰(zhàn)。例如,UART通信通常需要時鐘頻率誤差在2%到3%以內(nèi),以確保可靠的數(shù)據(jù)傳輸。如果一個通信設備的頻率誤差為2%,則MCU必須保持1%或更低的誤差范圍,以保持在3%的總限制內(nèi)。許多低端MCU并未配備此類高精度振蕩器,即使數(shù)據(jù)表中提供了規(guī)格,它們也可能需要外部電阻器進行調(diào)諧。同樣,具有類似EEPROM的嵌入式存儲器的低端MCU也沒有得到廣泛應用。
RA0E2 MCU的優(yōu)勢
RA0E2 MCU有效地解決了這些挑戰(zhàn)。它具有一個片上高速振蕩器,在所有工作溫度(-40°C至125°C)下保證±1%最大誤差。此外,它還集成了Data Flash,無需外部EEPROM。這些特性可以減少元件數(shù)量,從而降低系統(tǒng)成本并簡化設計。此外,釋放的引腳可用于GPIO或其他功能,在相同的封裝尺寸內(nèi)提供更大的靈活性。
圖1:降低系統(tǒng)BOM成本
快速原型設計
為了加速RA0E2 MCU的開發(fā),我們提供了快速原型板(FPB)。該評估板旨在簡化評估過程,使設計人員能夠更高效地開發(fā)和測試原型產(chǎn)品。
圖2:RA0系列快速原型開發(fā)板(FPB)
總結
RA0E2 MCU系列提供有價值的功能,可幫助設計人員在不犧牲性能的情況下降低成本。RA0系列與之前發(fā)布的RA0E1 MCU一起,提供一系列ROM大?。?2kB至 128kB)和引腳數(shù)選項(16至64引腳),使其適用于各種應用。此外,F(xiàn)PB-RA0E2評估板為快速原型設計提供了經(jīng)濟實惠的解決方案,進一步簡化了開發(fā)過程。
圖3:RA0E2組產(chǎn)品陣容
(有關RA0E1和RA0E2特性和優(yōu)勢的更多詳細信息,您可復制鏈接至瀏覽器中打開查閱)
RA0E1
https://www.renesas.cn/zh/products/microcontrollers-microprocessors/ra-cortex-m-mcus/ra0e1-32mhz-arm-cortex-m23-entry-level-ultra-low-power-general-purpose-microcontroller
RA0E2
https://www.renesas.cn/zh/products/microcontrollers-microprocessors/ra-cortex-m-mcus/ra0e2-32mhz-arm-cortex-m23-entry-level-ultra-low-power-general-purpose-microcontroller-128kb-rom