加入星計(jì)劃,您可以享受以下權(quán)益:
時(shí)延是指一個報(bào)文或分組從一個網(wǎng)絡(luò)的一端傳送到另一個端所需要的時(shí)間。它包括了發(fā)送時(shí)延,傳播時(shí)延,處理時(shí)延,排隊(duì)時(shí)延。(時(shí)延=發(fā)送時(shí)延+傳播時(shí)延+處理時(shí)延+排隊(duì)時(shí)延)一般,發(fā)送時(shí)延與傳播時(shí)延是我們主要考慮的。對于報(bào)文長度較大的情況,發(fā)送時(shí)延是主要矛盾;報(bào)文長度較小的情況,傳播時(shí)延是主要矛盾。時(shí)延是指數(shù)據(jù)包第一個比特進(jìn)入路由器到最后一比特從路由器輸出的時(shí)間間隔。在測試中通常使用測試儀表發(fā)出測試包到收到數(shù)據(jù)包的時(shí)間間隔。時(shí)延與數(shù)據(jù)包長相關(guān),通常在路由器端口吞吐量范圍內(nèi)測試,超過吞吐量測試該指標(biāo)沒有意義。
時(shí)延是指一個報(bào)文或分組從一個網(wǎng)絡(luò)的一端傳送到另一個端所需要的時(shí)間。它包括了發(fā)送時(shí)延,傳播時(shí)延,處理時(shí)延,排隊(duì)時(shí)延。(時(shí)延=發(fā)送時(shí)延+傳播時(shí)延+處理時(shí)延+排隊(duì)時(shí)延)一般,發(fā)送時(shí)延與傳播時(shí)延是我們主要考慮的。對于報(bào)文長度較大的情況,發(fā)送時(shí)延是主要矛盾;報(bào)文長度較小的情況,傳播時(shí)延是主要矛盾。時(shí)延是指數(shù)據(jù)包第一個比特進(jìn)入路由器到最后一比特從路由器輸出的時(shí)間間隔。在測試中通常使用測試儀表發(fā)出測試包到收到數(shù)據(jù)包的時(shí)間間隔。時(shí)延與數(shù)據(jù)包長相關(guān),通常在路由器端口吞吐量范圍內(nèi)測試,超過吞吐量測試該指標(biāo)沒有意義。收起
查看更多usb 藍(lán)牙
BLE/UART/USB三向透傳方案-實(shí)現(xiàn)藍(lán)牙、串口和USB接口數(shù)據(jù)的三向互通傳輸核心板 安卓系統(tǒng)
MT8768/MTK8768性能參數(shù)_聯(lián)發(fā)科MTK安卓核心板模塊定制開發(fā)GPU 核心板
MT8766/MTK8766安卓核心板性能參數(shù)_安卓智能模塊開發(fā)方案商FPGA verilog
誤碼率測試儀Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I06實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(三)51單片機(jī) proteus仿真
【I05實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(二)FPGA verilog
調(diào)用DDS IP核輸出正弦波Verilog代碼vivado仿真FPGA CPU
處理器CPU設(shè)計(jì)Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I04實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(一)51單片機(jī) proteus仿真
【I02實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(二)開關(guān)電源 AC-DC電源轉(zhuǎn)換器
DER-622:雙線(單火線)、寬范圍、非隔離反激、藍(lán)牙墻壁開關(guān)FPGA verilog
BCD碼計(jì)數(shù)器Verilog代碼vivado仿真FPGA 數(shù)碼管
自動售貨機(jī)Verilog代碼vivado ego1開發(fā)板51單片機(jī) proteus仿真
【I01實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(一)51單片機(jī) proteus仿真
【H06實(shí)物】基于51單片機(jī)的溫濕度補(bǔ)償?shù)某暡y距系統(tǒng)設(shè)計(jì)(二)紅外遙控 stc單片機(jī)
定時(shí)器+外部中斷實(shí)現(xiàn)NEC紅外線協(xié)議解碼51單片機(jī) proteus仿真
基于51單片機(jī)的頻率發(fā)生器【矩陣鍵盤,數(shù)碼管】(仿真)51單片機(jī) proteus仿真
【H04實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y距系統(tǒng)設(shè)計(jì)(二)51單片機(jī) proteus仿真
【H03實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y距系統(tǒng)設(shè)計(jì)(一)MCU led驅(qū)動
基于AX8F83XX 系列觸控MCU的觸摸滑條方案FPGA verilog
序列發(fā)生器Verilog代碼vivado ARTIX-7開發(fā)板FPGA 數(shù)碼管
洗衣機(jī)控制器設(shè)計(jì)Verilog代碼vivado Nexys4開發(fā)板開關(guān)電源 電源管理
40V的SL3061,內(nèi)置MOS,電流能力2.5A,可以替代芯龍XL1509GPU 核心板
MT6765平臺規(guī)格參數(shù)介紹_MTK6765聯(lián)發(fā)科安卓核心板FPGA 數(shù)碼管
出租車自動計(jì)費(fèi)器設(shè)計(jì)Verilog代碼vivado Nexys4開發(fā)板51單片機(jī) proteus仿真
【H01實(shí)物】基于51單片機(jī)的超聲波測距系統(tǒng)設(shè)計(jì)51單片機(jī) proteus仿真
【G07實(shí)物】基于51單片機(jī)的智能1602溫控風(fēng)扇設(shè)計(jì)FPGA 數(shù)碼管
60進(jìn)制遞減計(jì)數(shù)器Verilog代碼vivado ego1開發(fā)板FPGA 數(shù)碼管
60秒倒計(jì)時(shí)器Verilog代碼vivado ego1開發(fā)板51單片機(jī) proteus仿真
【G06實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(六)